应用于高速数据采集系统的超低抖动时钟电路
作者:
作者单位:

1.西北核技术研究所,西安,710024;2.强脉冲辐射环境模拟与效应国家重点实验室,西安,710024

作者简介:

通讯作者:

基金项目:

国家自然科学基金(11605141)资助项目;强脉冲辐射环境模拟与效应国家重点实验室(西北核技术研究院)专项经费(SKLIPR1501Z、SKLIPR1502Z)资助项目。


Research on Ultra-low Jitter Clock Circuit Applied to High Speed Data Acquisition System
Author:
Affiliation:

1.Northwest Institute of Nuclear Technology, Xi'an, 710024, China;2.State Key Laboratory of Intense Pulsed Radiation Simulation and Effect, Xi'an, 710024, China

Fund Project:

  • 摘要
  • |
  • 图/表
  • |
  • 访问统计
  • |
  • 参考文献
  • |
  • 相似文献
  • |
  • 引证文献
  • |
  • 资源附件
    摘要:

    分析了高速数据采集系统对采样时钟抖动的要求,给出了时钟相位噪声和时钟抖动的转换关系;采用HITTITE的HMC1035LP6GE频率综合芯片作为主芯片,设计了时钟生成电路,2 500 MHz输出时钟抖动测量值90 fs(整数工作模式,输入频率100 MHz,鉴相频率100 MHz,环路滤波带宽127 kHz,积分区间[10 kHz,10 MHz])。对比时钟生成电路在各种工作模式下的性能,给出了对应的设计指南。

    Abstract:

    This paper analyzes the requirement of sampling clock jitter of high sampling rate and high resolution data acquisition system(DAQ), and gives the relationship between clock phase noise and clock jitter. The HMC1035LP6GE frequency synthesizer chip is used as the main chip of the clock generation circuit with output clock jitter measured as 90 fs (integer mode, 2 500 MHz output frequency, 100 MHz input frequency, phase detector frequency 100 MHz, loop filter bandwidth 127 kHz, integral interval [10 kHz, 10 MHz]). The performance of the circuit in various working conditions is compared, and the corresponding design guidelines are given.

    参考文献
    相似文献
    引证文献
引用本文

李海涛,李斌康,阮林波,田耕,张雁霞.应用于高速数据采集系统的超低抖动时钟电路[J].数据采集与处理,2020,35(6):1192-1199

复制
分享
文章指标
  • 点击次数:
  • 下载次数:
历史
  • 收稿日期:2020-02-15
  • 最后修改日期:2020-10-13
  • 录用日期:
  • 在线发布日期: 2020-12-17